DIAMOND SYSTEMS    

  ■DMM-16R-AT 主な特徴
DMM-16R-AT

写真をクリックすると拡大写真をご覧になれます。

DMM-16R-AT は、16アナログ入力(16シングル入力、8差動入力)、16ビット分解能、最大サンプリングレイト 100KHz の PC/104 I/O モジュールです。動作温度範囲は -40℃〜+85℃ で堅牢な設計で、過酷な環境のアプリケーションに適しています。
RoHS 規格適合です。











見積り依頼
AWDMM-16R-AT-1 200630
  1. アナログ入力
    • 16シングル入力または8差動入力ま 選択可能
    • 16ビット分解能
    • バイポーラ・レンジ:±10V,±5V,±2.5V,±1.25V,±0.625V
    • ユニポーラ・レンジ:0-10V, 0-5V,0-2.5V,0-1.25V
    • 入力バイアス電流:3nA max.
    • 保護電圧:±35V ( on any analog input without damage)
    • 入力インピーダンス:10^13 オーム
    • ノン・リニアリティ:±3LSB,ノー・ミッシング・コード
    • コンバージョン・レート:100,000 samples/sec.max with interrupts
    • コンバージョン・トリガー: Software trigger, internal pacer clock, or external TTL signa
    • オンボードFIFO:512 サンプル, 256 サンプル インタラプト・スレッショルド
    • A/D インタラプト:
      End of A/D conversion
      End of A/D scan
      FIFO half-full
    • キャリブレーション:A/D and D/A circuits calibrated under software control using on-board precision references and EEPROM storage
  2. アナログ出力
    • 4出力
    • D/A 分解能: 12ビット分解能 (1/4096 of full scale)
    • 出力レンジ:
      Fixed: ±5, 0-5V±5
      Programmable: Anywhere between 0V and 10V in 1mV increments
      Reset: All channels reset to mid-scale (0V for bipolar ranges)
    • 出力電流:±5mA max. 各チャネル毎
    • セットリングタイム:6μ秒 max. to 0.01%
    • 相対精度:±1 LSB
    • ノン・リニアリティ:±1 LSB モノトニック
  1. デジタル I/O
    • 16, organized as 2 8-bit ports
    • ロジックレベル:3.3V / 5V jumper selectable
    • ターミネーション:10K ohm pull-up / pull-down resistors, jumper selectable
    • 入力電圧:Vlogic = 5V
      ロジック0 1.65V max
      ロジック1 3.35V min
    • 出力電圧:Vlogic = 5V
      ロジック0 0.44V max, Iout = 24mA
      ロジック1 3.76V min, Iout = -24mA
    • 入力電圧:Vlogic = 3.3V
      ロジック0 0.80V max
      ロジック1 2.00V min
    • 出力電圧:Vlogic = 3.3V
      ロジック0 0.44V max, Iout = 24mA
      ロジック1 2.25V min, Iout = -24mA
  2. カウンタ/タイマー
    • A/D基準クロック:32ビット ダウンカウンター
    • クロック・ソース:10MHzオンボード・クロックまたは外部入力信号
    • 汎用用途:16ビット ダウンカウンター
  3. BUS インタフェース
    • ISA (5V) bus
  4. 電源電圧
    • +5VDC ±5% @ 390mA typical
  5. 動作温度
    • -40℃ 〜 +85℃
  6. 重量
    • 64g
  7. RoHS 規格適合
 

システムブロック図

システムブロック図
TOP


Copyright©2014 Active Vision Inc. All rights reserved.